תאגיד האלקטרוניקה Renesas הודיע על ה- ISL70005SEH, הרגולטורים לסינכרון ונשירה נמוכה (LDO) ליישומי FPGA בעלי הספק נמוך, זיכרון DDR ועומסים דיגיטליים אחרים ליישומי מטען חלל. ISL70005SEH הוא פתרון כוח נקודת עומס (POL) המפחית גודל, משקל ועוצמה (SWaP) על ידי שילוב של סנכרון ו- LDO ב IC מונוליטי יחיד. השימוש במכשיר מסייע ליצרני הלווינים להפחית את חשבון החומרים (BOM) ואת טביעת הרגל של אספקת החשמל למשימות לווייני בינוניות שלהם (MEO) ומסלול כדור הארץ הגיאו-סינכרוני (GEO).
ויסות POL פלט כפול חדש זה מספק יעילות גבוהה של 95 אחוז באמצעות וסת הסינכרון ובווסת ה- LDO הנשירה הנמוך של 75mV. לווסת יש ניהול תרמי טוב יותר למכשירים עם אוטובוסים חשמליים של 3.3 וולט או 5 וולט ותומך בזרם עומס פלט רציף של 3A לווסת הכסף ו -1 1A עבור ה- LDO. הרגולטור של הדלפק משתמש בארכיטקטורת בקרת מצב מתח ומתג בתדר הניתן לכוונון של 100 קילוהרץ ל -1 מגה הרץ, ומאפשר גודל סינון קטן יותר.
תכונות של ISL70005SEH
- טווח Vin סינכרוני של Vin בין 3V ל 5.5V
- טווח Vin Vin של 600mV + VDO ל- Vcc-1.5V
- דיוק מתח ייחוס של 1%
- הפרד VIN, הפעל, התחל רך ומחוון טוב להפעלה
- יציב LDO עם 150µF; קיבולת תפוקה פי 3 פחות מפתרונות תחרותיים
- טווח טמפרטורות צבאי מלא של -55 ° C עד + 150 ° C
- אין תפס אירוע יחיד (SEL) ושחיקה של אירועים בודדים (SEB)
- ארעיית אירועים בודדים (SETs) התאפיינה בטווח LET של 8.5 עד 86MeV ∗ cm2 / mg
- LDO גמיש יכול למקור ולהטביע זרם ולקבל מתח כניסה נמוך עד 775mV כדי להפחית את פיזור הכוח המיותר
- נבדק ל- 100krad (Si) בשיעור מינון גבוה (HDR) ונבדק ל- ELDRS עד 75krad (Si) בשיעור מינון נמוך (LDR)
המעצבים יכולים להשתמש ב- ISL70005SEH ברמה החללית כווסת יציאה כפול, פתרון כוח זיכרון DDR או מווסת רעש נמוך יעיל עבור יישומי RF מכיוון שיש להם תצורת עיצוב פשוטה. למידע נוסף בקרו באתר הרשמי של תאגיד האלקטרוניקה Renesas.